Apacer DDR2-667 2GB内存SPD
CPU-Z 1.38显示的Apacer DDR2-667 2GB内存SPD信息如上图,除了产品型号、编号外其他信息均准确提供。内存时序表部分设定完整标准,内存模组在DDR2-400下时序为3-3-3-9,DDR2-533下时序为4-4-4-12,DDR2-667下时序为5-5-5-15,属主流DDR2-667的平均水平。
● KINGBOX 金刚版 DDR2-667 2GB 内存SPD信息
KINGBOX DDR2-667 2GB内存SPD
CPU-Z 1.38显示的KINGBOX DDR2-667 2GB内存SPD信息如上图,主要信息正确,只有制造商和产品型号部分有误。内存时序表部分设定完整标准,内存模组在DDR2-400下时序为3-3-3-9,DDR2-533下时序为4-4-4-12,DDR2-667下时序为5-5-5-15。
● LEADMAX DDR2-667 2GB 内存SPD信息
LEADMAX DDR2-667 2GB内存SPD
CPU-Z 1.38显示的LEADMAX DDR2-667 2GB内存SPD信息如上图,提供了除产品编号、生产日期外的其他所有信息。内存时序表部分设定完整标准,内存模组在DDR2-400下时序为3-3-3-9,DDR2-533下时序为4-4-4-12,DDR2-667下时序为5-5-5-15。
注意在制造商信息里,出现的名称是现代电子,这也明示了LEADMAX DDR2-667 2GB的身份。
● 内存时序对性能的影响
影响到内存系统性能的原因多样,在外部主要是位于主板芯片组内的或者位于CPU内部的内存控制器决定,内存本身的性能影响因素包括频率和延迟两个方面,其中延迟在应用中将以时序参数的设定来体现。以DDR SDRAM/DDR2 SDRAM的SPD内部规定的时序参数为例,类似“3-3-3-8”的标称中的4个数字的含义依次为:
CAS Latency,内存CAS延迟时间。
RAS-to-CAS Delay(tRCD),内存行地址传输到列地址的延迟时间。
Row-precharge Delay(tRP),内存行地址选通脉冲预充电时间。
Row-active Delay(tRAS),内存行地址选通延迟。
这是玩家最关注的4项时序调节,在大部分主板的BIOS中可以设定。在AMD K8处理器平台和部分非Intel设计的对应Intel处理器芯片组上,还支持内存模组的CMD 1T/2T Timing调节,通常认为这一部分设定对内存性能影响较大,其重要性等同于CAS Latency设定。